使用高速数据转换器可实现系统的快速开发-皇冠最新app版本

×
模拟电子 > 模拟器件 > 详情

使用高速数据转换器可实现系统的快速开发

发布时间:2023-11-13 发布时间:
|

无论是设计测试和测量设备还是汽车激光雷达模拟前端(afe),使用现代高速数据转换器的硬件设计人员都面临高频输入、输出、时钟速率和数字接口的严峻挑战。问题可能包括与您的现场可编程门阵列(fpga)相连、确信您的首个设计通道将起作用或确定在构建系统之前如何对系统进行最佳建模。

本文中将仔细研究这些挑战。

快速的系统开发

开始新的硬件设计之前,工程师经常会在自己的测试台上评估最重要的芯片。一旦获得了运行典型评估板所需的设备,组件评估通常会在理想情况的电源和信号源下进行。ti大多数情况下会提供车载电源和时钟,以便您可使用最少的测试台设备以及如图1所示设置的更实际的电源和信号源来运行电路板。

图1:典型的adc评估板

验证性能后,可将更完整的评估板的示意图和布局作为那一部分子系统的参考设计部分子。我们的数据采集和模式生成工具支持cmos、lvds和jesd204,并附带操作它们所需的软件。为您的高速数据转换器使用评估板用户指南,可在不到10分钟的时间内启动并运行大多数评估板。参见图2。

随着系统变得越来越复杂,您可能需要评估更广范围的用例。此时你可能会需要一块评估板。如果您的评估需求变得复杂,则可使用python、matlab、labview或c 软件通过设备评估板、采集卡皇冠最新app版本的解决方案和测试台设备直接与设备通信。我们支持板的一些很好的示例包括用于lvds/cmos的tsw1400evm以及用于支持jesd204b串行器-解串器(serdes)协议设备的tsw14j56evm,如图3所示。

ti还支持单台pc上的有多评估模块原型的完整系统级模型。例如,通过将kcu105或vcu118等xilinx fpga开发套件连接到多个模拟-数字转换器(adc)或数字-模拟转换器(dac),可同时测试发送和接收通道。

在线cta:

加速从概念到原型的设计。

探索我们的jesd204快速设计ip,以简化fpga集成并缩短总体开发时间。

fpga连通性以及jesd204b和jesd204c

您可能要解决的最大问题之一是如何在fpga中获取数据。尽管lvds和cmos是简易接口,但它们在设备上每个管脚上支持的速度极其有限。随着更新型的高速数据转换器更普遍地支持> 1 gsps的输入或输出速率,这些接口要么失去市场,要么使设计变得复杂。

为微电子行业制定开放标准的jedec创建了jesd204,通过支持超过12.5 gbps的差分对通道速率来解决此问题。但尽管jesd204最大限度地减少了管脚数量,但它通过对并行数据进行编码和串行化或反序列化和解码增加了接口复杂性。

到目前为止,您不得不主要依靠jesd204知识产权(ip)块和fpga供应商提供的支持。尽管这些ip块可很好地工作,但它们以支持任意配置的任何设备的方式提供。这意味着很难为您的特定用例进行了解和配置。您需要花费大量精力自己设计ip,或从第三方ip提供商那里寻求ip。但如果出现问题,第三方ip将需要在实现方面提供帮助和支持。

ti自有的jesd204快速设计ip可针对您的fpga平台、数据转换器和jesd204模式进行预配置和优化。我们的ip需要更少的fpga资源,同时还可针对每种特定用途进行定制。另一个优点是实现jesd204链接仅需数小时或数天,而非数周或数月的时间。

设备模型

随着直接射频(rf)采样和超快serdes与高速数据转换器的结合变得越来越普遍,对rf和信号完整性进行建模的能力已成为成功通过首次设计的必要条件。传统上讲,大多数供应商仅为s参数模型中的adc提供输入阻抗信息,但ti的adc12dj3200、adc12dj5200rf和adc12qj1600-q1高频输入器件的目标是高达8 ghz的采样频率,现在具有包含阻抗和频率响应信息的s参数模型。

使用此新模型,您可模拟预期的设备行为并优化阻抗匹配。ti的策略是在支持极高的输入和输出频率的设备上提供这些模型,而阻抗匹配和实现所需的频率响应则更具挑战性。

在数据转换器的数字接口侧,输入/输出缓冲区信息规范(ibis)是一种通用模型,可为cmos和lvds管脚提供物理层信息以及dc和ac类型的行为。对于大多数使用高速jesd204 serdes的新型数据转换器,这些模型已改进为ibis-算法建模接口(ami),其中包括有助于应用均衡和预加重或后加重的有用信息。ibis-ami提供您所需的建模功能,使您首次即可正确使用电路板,同时实现良好的误码率、信号完整性和稳健的数据链路。图4所示为rf(绿色)和数字接口(蓝色)模型。

结论


无论您使用高速数据转换器进行设计已有一段时间,还是对高速设计还不太熟悉,都不用担心,因为ti正设计易于使用的高速数据转换器。我们构建了一个可简化所有工作的完整开发环境,如图5所示。

利用可轻松实现fpga集成的现成ip、精确的rf系统模型以及市场上稳健的一组灵活、可扩展和可自动化的评估模块,您可缩短几个月的固件开发时间、减少昂贵的设计周期并加快从概念到原型的高速设计。

图5:典型的高速模拟-数字转换器(adc)评估环境



『本文转载自网络,皇冠最新app版本的版权归原作者所有,如有侵权请联系删除』

热门文章 更多
mps 全新高频率dc/dc 稳压器.提供全方面保护
网站地图